Компилаторите, програмирането



страница3/3
Дата06.03.2022
Размер4.32 Mb.
#113838
1   2   3
8 CISC-RISC Архитектури
CISC

RISC

MULT 2:3, 5:2

LOAD A, 2:3

При изпълнението си, инструкция зарежда двете стойности в различни регистри, извършва умножението в изчислителното устройство и записва резултатът в съответен регистър.
Следователно всички операции по умножението се извършат само с една инструкция.

LOAD B, 5:2

PROD A, B

STORE 2:3, A





намаляване броя на инструкциите в програмата.

  • При RISC се цели намаляване на броя цикли за инструкция с цената на увеличен брой

инструкции в програмата.








микропроцесорите по отношение на бързодействието, при CISC микропроцесорите се разработват редица технологии – конвейерна обработка на инструкциите, ММХ технологията и др.

микропроцесорите. Тази прогноза не се сбъдна напълно, защото производителите на CISC микропроцесори проявиха гъвкавост и възприеха доста идеи от RISC технологиите

  • CISC притежават в основата си RISC ядро, като посредством електронни устройства по-сложните команди от системата на микропроцесора се свеждат до команди от система

елементарни команди на ядрото.

  • Микропроцесорите на Intel и съвместимите с тях след Pentium II могат да се разглеждат като RISC процесори, които имат апаратен транслатор за преобразуване на х86 команди в RISC команди. Така, постепенно разликата между RISC и SISC

микропроцесорите постепенно изчезва.

Сподели с приятели:
1   2   3




©obuch.info 2024
отнасят до администрацията

    Начална страница