Задача по цифрова схемотехника студент: Факултет: фетт специалност: Електроника


Описание на действието на проектираната схема и изчисляване на дискретните външни компоненти



страница3/3
Дата08.05.2023
Размер1.25 Mb.
#117593
ТипЗадача
1   2   3
dinamichna-indikaciya
Свързани:
Терминология (2), ПРИМААГРО 2014 ЕООД 23604 opf
Описание на действието на проектираната схема и изчисляване на дискретните външни компоненти.

Избираме захранващо напрежение Е=6V.


Тактовия генератор, който се реализира чрез тригер на Шмит (интегрална схема 74HC14), е необходимо да изработва правоъгълни импулси с честота n пъти по-голяма от честотата на регенерация, където n е броя на разредите. Така при избрана честота на регенерация fрег=50Hz за честотата на тактовия генератор се получава fТГ=n.fрег=8.50=400Hz. Оттук за необходимите продължителности на импулса и на паузата се намира: tИ=tП=1/fТГ=1/400=2,5ms.
Тактовия генератор ще се реализира по схемата:
В
ремеконстантата на RC веригата на тази схема определя продължителностите на импулса и на паузата. От това следва:
Τ=(R1+Rp).C1=2,5ms.
Избираме стандартен кондензатор със стойност C1=10nF, работно напрежение 16V и толеранс 2%. За резисторите получаваме стойност R1+Rp=250kΩ. За R1 избираме стандартен резистор със стойност 249kΩ, мощност 0,1W и толеранс 2%. За Rp избираме многооборотен потенциометър със стойност 4,7kΩ. Чрез него ще може тактовата честота да се настрои точно 400Hz.
Двоичния брояч е реализиран, чрез интегралната схема 74HC93. Тя брои подаваните на входа от тактовия генератор правоъгълни импулси и на изхода й се получават комбинациите: 000, 001, ..., 111.
Дешифратора е реализиран чрез интегралната схема 74HC138. Тя дешифрира подаваните на входа й комбинации: 000, 001, ...,111 в унитарен код на изхода й. Така се извършва последователното разрешаване за индициране на индикаторите. При разрешение за индициране на даден разряд на съответния изход на дешифратора се получава ниско ниво (логическа нула). При отсъствие на разрешение за индициране на съответните изходи на дешифратора се получава високо ниво (логическа единица).
От сигналите на изходите на дешифратора се управляват входните буфери, реализирани чрез интегралната схема 74HC125. Входните буфери 74HC125 са с три изходни състояния. Когато даден разряд не индицира, от дешифратора се подава високо ниво (логическа единица) и съответния буфер се установява във високоимпедансно състояние. Когато даден разряд трябва да индцира, от дешифратора се подава ниско ниво (логическа нула) и съответния буфер пропуска към кодовия преобразувател входната информация.
Pnp транзисторите Т1÷Т8, реализират електронните ключове, чрез които се превключват седемсегментните индикатори. Избираме транзистора 2N3906. Той има следните параметри:

Кодовия преобразувател е реализиран чрез интегралната схема 74HC4511. Тя преобразува входния двоично-десетичен код в изходния седемсегментен код. Нейните изходи са активни при високо ниво (логическа единица) и изходен ток 10mA.
Когато даден разряд индицира, съответния транзистор е наситен, а напрежението му на насищане колектор-емитер UCEsat=0,2V.
Когато даден разряд индицира, пада на напрежение (в права посока) върху светодиодите е ULED=1,6V.
Тогава за пада на напрежение върху токоограничаващите разистори R1÷R7 се получава:
UR=Uo174HC4511 – UCEsat – ULED = 5,34 – 0,2 – 1,6 = 3,54V.
Тъй като индикацията е осемразрядна, а тока през един индикатор е 1mA, то тока протичащ през токоограничаващите резистори IR=8mA.
Тогава за стойността на резистори се получава:
И
збираме стандартни резистори със стойност 442Ω, мощност 0,1W и толеранс 2%.

Изисквания към захранващия източник


Необходимо е захранващия източник да има захранващо напрежение 6V.


Тока консумиран от захранващия източник е сума от токовете, консумирани от всяка интегрална схема.
ICC=ICC74HC4511+ICC74HC93+ICC74HC138+ICC74HC14+8.ICC74HC125=
=80+80+80+20+8.80=0,9mA.


Принципна схема на проектираната динамична индикация





Сподели с приятели:
1   2   3




©obuch.info 2024
отнасят до администрацията

    Начална страница